串行通信接口是一种应用广泛的通信接口。目前,大部分处理器都集成了支持RS一232接口的通用异步收发器,本文基于FPGA开发板设计了一个串口数据采集和处理程序,介绍了用Verilog HDL硬件描述语言来开发波特率发生器、接收模块和发送模块这三个模块,以及系统各个模块的具体设计方法和原理,用Quartus II软件进行仿真并给出结果,分别验证各个模块的正确性及用FPGA实现串行通信的可行性。
您还没有安装flash播放器,请点击这里安装
0
已有0人评价 浏览:156次 下载:12次 贡献者: admin 标签: 分类: 电子工程
0页 0财富值